太阳娱乐游戏平台官网_大阳城2018集团娱乐网址

投稿须知

  《半导体技术》是由中国电子科技集团公司主管、中国电子科技集团公司第十三研究所主办的科技期刊。本刊是中文核� ...

IP硬核无损测试技术

作者: 余琨 王华

关键词: IP硬核 片上系统(SOC) 测试技术 存储器 自动测试设备(ATE)

摘要:针对大量IP硬核精准、快速的测试验证需求,在分析现有IP硬核测试技术的基础上,研究了IP硬核无损测试技术.通过设计模拟用户片上系统(SOC)的通用评估系统,将被测IP硬核嵌入在测试电路中,并引入软硬件补偿结构,对信号时序进行校准补偿,对IP硬核精确输入进行控制和监测.结合外部自动测试设备(ATE)与片上评测电路,实现对IP硬核的功能、性能以及可靠性等的精确验证.实际完成了一款基于片上评测电路的静态随机存储器(SRAM) IP硬核测试设计与验证,实现该IP硬核关键时序参数测试,以数据建立时间这一参数为例,分析了其具体测试方法并得到测试结果.采用该测试技术,IP硬核时间参数的测试精度可达ps级,相较于IP硬核封装后测试,充分体现了结果数据的精确性.


上一篇:第一页
下一篇: UMOSFET功率器件漏电失效分析及工艺改善

中国电子科技集团公司第十三研究所版权所有 冀ICP备06002023号
地址:石家庄市合作路113号   邮政编码:050051